您的位置:首页>>管理中心>>行业资讯>>新闻资讯正文
 
安森美半导体推出PLL时钟产生集成电路(图)
新闻ID号:  2718 无标题图片
资讯类型:  新品速递
所属类别:  元器件 其他
关 键 字:  ~
内容描述:  ~
发布时间:  2005/8/3 10:32:30
更新时间:  2005/8/3 10:32:30
审核情况:  已审核开通[2005/8/3 10:32:30]
浏览次数:  共 1392 人/次
新闻来源:  ~
链    接:  ~
责任编辑:  ~
发 布 者:  电源在线
图片文件
原文件名:~
保存文件:2005831032693983.gif
路径文件:/uploadfile/newspic/2005831032693983.gif
管理操作:  修改  设置为未审核    发布新闻资讯
内    容:
  2005年8月2日讯,安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ONNN)凭借其在前沿、高精度、差分定时器件设计领域30多年的经验,推出 NB4N507A——全集成锁相环(PLL)集成电路(IC)系列中的首个器件,该系列专为替代昂贵的晶振而设计,以在各种消费和网络应用中产生时钟。作为正向发射极耦合逻辑(PECL) 信号的先驱,安森美半导体最新的PLL IC系列的性能与使用最为广泛的晶振兼容,而成本只为其一小部分。



  从 VGA 图形卡到光纤信道时钟产生,晶振是产生主时钟信号的一种传统方法。从历史上来看,晶振的抖动性能比硅基器件卓越。这些封闭振荡器制造过程复杂,成本相对较高,且交付周期较长——有时长达20 个星期。安森美半导体的NB4N507A是一种高性能硅PLL,其抖动性能可与晶振相媲美,但设计灵活性要强得多,总成本较低,而且交付周期大幅缩短。NB4N507A精确度达到每百万零件100个(ppm),其稳定性与晶振相当,是更好替代晶振的器件。

  安森美半导体副总裁兼高性能模拟产品总经理Bill Schromm表示:“安森美半导体已经为晶振开发出优异的硅替代解决方案。NB4N507A PLL采用全差分双极性设计方法,内部无噪声,与其它CMOS PLL 时钟产生器件相比,可在完全工业温度下工作。”